当前位置:首页 > 壁挂炉 > 文章正文

Pcb layout根本之常用电子元器件英文

编辑:[db:作者] 时间:2024-08-25 05:02:36

二、Pcb layout根本之常用电子元器件英文

特殊是在用PADS9.3或者allegro16.3画事理图时,理解常用电子元器件英文是不可少的一个环节。
一样平常来说,我们可以用一个零件的前三个英笔墨母来代替一个零件,pcb设计培训中例如:电阻用RES,电容用CAP,电感用IND,……等等。

Pcb layout根本之常用电子元器件英文

下面列举了一些相信能帮助你。

电压 voltage

电流 current

欧姆 Ohm

伏特 Volt

安培 Ampere

瓦特 Watt

电路 circuit

电路元件 circuit element

电阻 resistance

电阻器 resistor

电感 inductance

电感器 inductor

电容 capacitance

电容器 capacitor

欧姆定律 Ohm’s law

基尔霍夫定律 Kirchhoff’s law

基尔霍夫电压定律 Kirchhoff’s voltage law(KVL)

基尔霍夫电流定律 Kirchhoff’s current law(KCL)

回路 loop

网络 network

无源二端网络 passive two-terminal network

有源二端网络 active two-terminal network

三、pcb layout中必须要考虑的问题

pcb设计画电路边框,边框线与元件引脚焊盘最短间隔不能小于2MM,(一样平常取5MM较合理)否则下料困难。
同一电路板中,电源线,地线比旗子暗记线粗。

元件布局原则

一样平常原则:在PCB设计中,如果电路系统同时存在数字电路和仿照电路。
pcblayout培训以及大电流电路,则必须分开布局,使各系统之间藕合达到最小在同一类型电路中,按旗子暗记流向及功能,分块,分区放置元件。

输入旗子暗记处理单元,输出旗子暗记驱动元件应靠近pcb设计培训电路板边,使输入输出旗子暗记线尽可能短,以减小输入输出的滋扰。

元件放置方向: 元件只能沿水平和垂直两个方向排列。
否则不得于插件。
当元件间电位差较大时,元件间距应足够大,防止涌现放电征象。

元件间距:对付中等密度板,小元件,如小功率电阻、电容、二极管平分立元件彼此的间距与插件,焊接工艺有关。
波峰焊接时,元件间距可以取50-100MIL(1.27–2.54MM)手工可以大些,如取100MIL,集成电路芯片,元件间距一样平常为100–150MIL在而已进IC去藕电容要靠近芯片的电源秋地线引脚,不然滤波效果会变差。
在数字电路中,为担保数字电路系统可靠事情,在每一数字集成电路芯片的电源和地之间均放置IC去藕电容。
去藕电容一样平常采取瓷片电容,容量为0.01~0.1UF去藕电容容量的选择一样平常按系统事情频率F的倒数选择。
此外,在电路电源的入口处的电源线和地线之间也需加接一个10UF的电容,以及一个0.01UF的瓷片电容。

时钟电路元件只管即便靠近单片机芯片的时钟旗子暗记引脚,以减小时钟电路的连线长度,且下面最好不要走线。
刚印刷导线电阻大,线上的电压降也就大,影响电路的性能,线宽太宽,则布线密度不高,板面积增加,除了增加本钱外,也不利于小型化。

如果电流负荷以20A/平方毫米打算,当覆铜箔厚度为0.5MM时,(一样平常为这么多)则1MM(约40MIL)线宽的电流负荷为1A,因此,线宽取1–2.54MM(40–100MIL)能知足一样平常的运用哀求,大功率设备板上的地线和电源,根据功率大小,可适当增加线宽,而在小功率的数字电路上,为了提高布线密度,最小线宽取0.254–1.27MM(10–15MIL)就能知足。

四、pcb layout工程师该当熟习的几种模块

下面是在pcb设计中常常会碰到的几个模块,作为一个pcb layout工程师该当对这些熟习。

I-mode 和 CHTML

i-mode这天本电信(NTT)的子公司DoCoMo在日本市场推出的无线通讯做事。
是目前天下上利用人数最多(都在日本)的无线互联网做事。
I-mode 和 WAP的紧张差异在于:I-mode 的内容是用CHTML写成的,因此现行的大部分网络内容只要稍做修正可以利用;而WAP利用的是WML,pcblayout培训现有的网络内容必须转化为WML才能被WAP所利用。

CHTML(Compact HTML)HTML的一种变体。
与HTML大部分兼容。

蓝牙(BlueTooth)

蓝牙是一种支持设备短间隔通信(一样平常是10m之内)的无线电技能。

Pcb layout设计培训能在包括移动电话、PDA、无线耳机、条记本电脑、干系外设等浩瀚设备之间进行无线信息交流。
它的标准是IEEE802.15。
事情在 2.4HGz频带。
带宽为1Mb/s

Wireless LAN

无线局域网,是由局域网发展而来,标准是IEEE802.11、IEEE802.11b 和IEEE802.11a。
个中802.11b事情在2.4GHz频带,带宽可达11Mbps。
而802.11a定义在5GHz频带,带宽有望达到54Mb/s 。

HomeRF

HomeRF紧张为家庭网络设计的无线射频技能,是IEEE802.11与DECT的结合,旨在降落本钱。
HomeRF也采取了扩频技能,事情在2.4GHz频带,目前HomeRF的带宽为1~2Mb/s,未来会增到10Mb/s。

SyncML

SyncML是一种行业通用的移动数据同步化协议。
利用SyncML可使移动设备上的数据与远程数据保持同步状态。
由Ericsson、 IBM、 Lotus、Matsushita、Motorola、 Nokia、 Palm、 Psion和Starfish Software等公司组成的协会所开拓。

五、pcb layout根本之电源、地线的处理

对每个从事电子产品设计的工程职员来说都明白地线与电源线之间噪音所产生的缘故原由,pcblayout既使在全体PCB板中的布线完成得都很好,但由于电源、 地线的考虑不严密而引起的滋扰,会使产品的性能低落,有时乃至影响到产品的成功率。
以是对电、地线的布线要负责对待,把电、地线所产生的噪音滋扰降到最低限度,以担保产品的质量。
现只对降落式抑制噪音作以表述:

A、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。
pcb设计培训或是做成多层板、电源、地线各占用一层。

B、众所周知的是在电源、地线之间加上去耦电容。

C、只管即便加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>旗子暗记线,pcb设计常日旗子暗记线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5mm。

对数字电路的PCB可用宽的地导线组成一个回路,即构成一个地网来利用(仿照电路的地不能这样利用)。

六、pcb layout必须要理解EMI的三要素

要减少或者避免EMI的一些危害,我们必须要理解他。
EMC电磁兼容是pcb layout必须的一课。
不知道如何减少EMI,那么这样做pcb layout是没有很大代价的。

电磁滋扰三要素:

骚扰源

耦合路子

敏感设备

为了实现电磁兼容,必须从上面三个基本要素出发,利用技能和组织两方面方法。

所谓技能方法,便是从剖析电磁骚扰源、耦合路子和敏感设备动手,采纳有效的技能手段,抑制骚扰源、肃清或减弱骚扰的耦合、降落敏感设备对骚扰的相应或增加电磁敏感性电平;

为了对人为骚扰进行限定,并验证所采取的技能方法的有效性,还必须采纳组织方法,制订和遵照一套完全的标准和规范,进行合理的频谱分配,掌握与管理频谱的利用,依据频率、事情韶光、天线方向性等规定事情办法,剖析电磁环境并选择支配地域,进行电磁兼容性管理等。

电磁骚扰源:任何形式的自然或电能装置所发射的电磁能量,能使共享同一环境的人或其它生物受到侵害,或使其它设备、分系统或系统发生电磁危害,导致性能降落或失落效,即称为电磁骚扰源。

耦合路子:即传输电磁骚扰的通路或媒介。

敏感设备(Victim): 是指当受到电磁骚扰源所发射的电磁量的浸染时,会受到侵害的人或其它生物,以及会发生电磁危害,导致性能降落或失落效的器件、设备、分系统或系统。
许多器件、设备、分系统或系统可以既是电磁骚扰源又是敏感设备。

七、pcb layout初学者如何理解差分旗子暗记

什么是差分旗子暗记? 普通地说,便是驱动端发送两个等值、反相的旗子暗记,吸收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。
而承载差分旗子暗记的那一对线就称为差分线。
差分线阻抗怎么算?各种差分旗子暗记的阻抗都不一样的,比如USB的D+ D-,差分线阻抗是90ohm,1394的差分线是110ohm,最好先看看规格书或者干系资料。
现在已经有很多打算阻抗工具,比如polar的si9000,影响差分阻抗的成分有线宽、差分线间距、介质介电常数、介质的厚度(差分线到参考面之间的介质厚度),一样平常是调度差分线间距和线宽来掌握差分阻抗的。
做板的时候也要跟厂家解释哪些线要掌握阻抗。
一个差分旗子暗记是用一个数值来表示两个物理量之间的差异。
从严格意义上来讲,所有电压旗子暗记都是差分的,由于一个电压只能是相对付另一个电压而言的。
在某些系统里,系统'地'被用作电压基准点。
当'地'当作电压丈量基定时,这种旗子暗记方案被称之为单真个。
我们利用该术语是由于旗子暗记是用单个导体上的电压来表示的。

对付 PCB LAYOUT工程师来说,最关注的还是如何确保在实际走线中能完备发挥差分走线的这些上风。
大概只假如打仗过 Layout 的人都会理解差分走线的一样平常哀求,pcb设计那便是“等长、等距”。
等长是为了担保两个差分旗子暗记时候保持相反极性,减少共模分量;等距则紧张是为了担保两者差分阻抗同等,减少反射。
“只管即便靠近原则”有时候也是差分走线的哀求之一。
差分走线也可以走在不同的旗子暗记层中,但一样平常不建议这种走法,由于不同的层产生的诸如阻抗、过孔的差别会毁坏差模传输的效果,引入共模噪声。
此外,如果相邻两层耦合不足紧密的话,会降落差分走线抵抗噪声的能力,但如果能保持和周围走线适当的间距,串扰就不是个问题。
在一样平常频率(GHz 以下),EMI 也不会是很严重的问题,实验表明,相距 500Mils 的差分走线,在3 米之外的辐射能量衰减已经达到 60dB,足以知足 FCC 的电磁辐射标准,以是设计者根本不用过分担心差分线耦合不足而造成电磁不兼容问题。

(文章来源于网络,如有侵权,请联系删除)

本站所发布的文字与图片素材为非商业目的改编或整理,版权归原作者所有,如侵权或涉及违法,请联系我们删除,如需转载请保留原文地址:http://www.baanla.com/bgl/132353.html

XML地图 | 自定链接

Copyright 2005-20203 www.baidu.com 版权所有 | 琼ICP备2023011765号-4 | 统计代码

声明:本站所有内容均只可用于学习参考,信息与图片素材来源于互联网,如内容侵权与违规,请与本站联系,将在三个工作日内处理,联系邮箱:123456789@qq.com