当前位置:首页 > 热水器 > 文章正文

电路设计的降噪筹划

编辑:[db:作者] 时间:2024-08-25 08:21:59

这种电路在设计时须要明确的把稳。

电路设计的降噪筹划

这些技能解释是在一些外围电路中减少噪音的设计指南,在这些电路中高频噪声对晶体振荡器的输出尤其有利。

噪声来源

首先,在图 1 中,我们指出了范例的由晶体振荡器和外围电路产生的噪声。

有三个紧张的噪声源:

1.电源线路噪声

2.输出线路噪声

3.晶体振荡器的噪声

常日被称为“噪声”的是这三个成分的累积结果。

下面我们将对地址类型的噪声进行阐明。

1、电源线路噪声

电压波纹和开关噪声常日是由电源线发出的。
这种噪声会影响晶体振荡器的输出。
此外,有必要确保晶体振荡器产生的波纹噪声不会流到电源线上。
履行这些方法还可以改进隔离,防止其他设备产生的外部噪声流入晶体振荡器,从而担保晶体振荡器的稳定性。

2、输出线路噪声

输出线噪声是指输出线作为天线的晶体振荡器输出的旗子暗记。
对付输出旗子暗记和物理跟踪,该当实现降落噪声的技能。

3、晶体振荡器噪声

晶体振荡器的噪音是指晶体振荡器内部集成电路和电路发出的噪声。
要办理这一噪声,须要确保晶体振荡器稳定的电源供应,并确保所需波形的形成,以实现晶体振荡器的稳定运行。

这些噪声源依赖于上述的缘故原由,并可通过本文稍后所提到的功率线和输出线技能间接地减轻。

上述电源发出的噪声水平与电流和电流环路径成正比。
因此,电流或电流回路阻抗的降落会导致发射噪音的降落。
一样平常来说,电流和电流环路径长度与晶体振荡器及其外围电路有关。

电流量:电源线=晶体振荡器>输出线

电流环大小:输出线>电源线>晶体振荡器

输出线噪声对晶体振荡电路有最大的影响,其次是功率线的噪声贡献。
实际晶体振荡器所发出的噪声比其他两种来源的噪声要低得多。

噪音对策

在这些技能解释中,我们已经研究了晶体振荡器及其外围电路中的噪声来源。
在这里,我们阐明减少噪音的方法。
紧张有三种降噪方法:

1. 建立稳定的电源和接地连接。

2. 安装滤波器以防止电源线产生噪声。

3. 在主板上配置一条稳定的输出线。

1、稳定的电源和接地连接

稳定的电源和接地是指在宽频带(特殊是高频率)的极低的阻抗水平,以及在带宽的所有点上达到均匀电势的导体。
特殊是,接地线代表电路的基本电势,因此必须达到最大的稳定水平。
这就须要设计一种具有不紧缩的宽表面积的接地平面。

在多层板上,额外的接地平面用来在独立层上配置电源线和地线。
当设计涉及焊点,更广泛的打仗面积确保更低的阻抗,因此更少的噪音。

2、电源线滤波器

常日,在电源线和地线之间放置一个滤波器,以防止晶体振荡器的噪音泄露到电源或接地线,反之亦然,以防止电源线的噪音进入晶体振荡器。
常日,旁路电容器用作电源线和地线的滤波器。
下面供应详细的阐明。

A. 旁路电容

旁路电容器可以降落相互浸染的阻抗,并帮助稳定电路的事情,同时接管电力线上存在的噪声。
这是一种众所周知的消噪方法。
用适当的电容值安装电容器将办理大部分与噪音有关的问题。

I、旁路电容容量值

标准旁路电容值在 0.01F 和 1F 之间。
该值应尽可能低,但在电源端子 VCC 和电源线阻抗相对付地面的频率范围内是晶振频率的三倍。
在这里,您必须确认此频率的频率特性,以确保高频侧或低带侧的阻抗电平不增加。

II、安装旁路电容器

为了减小噪声,旁路电容应尽可能靠近晶体振荡器安装。
随着跟踪长度的增加,寄生电感将增加,并导致更高频率的阻抗增加。
旁路电容的跟踪长度应配置,以便旗子暗记通过连接到电源线。
这将迫使噪声通过旁路电容器,并改进噪声肃清效果。

避免在图 2a 中显示的类型。
安装旁路电容器时。
高频噪声常日以直线的办法传播,以是如果采取如图 2a 所示的模式,噪声就不会通过旁路电容器。
因此,利用图 2b 中所示的模式。

III、配置稳定的输出行

稳定的输出线是指能够有效地将晶体振荡器的输出波形转换为所需输入的旗子暗记,并且具有最小的失落真和电磁辐射。
配置稳定输出线的关键在于确保输入所需的波形属性,如 tr、tf、VOH、VOL 等。

此外,稳定的输出线须要肃清不必要的旗子暗记,如超调、低射、振铃和反应,如图 3b 所示。
为了减少不必要的辐射,理解跟踪的天线效率也是很主要的。

防止输出波形失落真的方法包括:

a. 配置串行电阻

b. 配置终端电阻

c. 配置过滤器

d. 匹配输出线阻抗

a. 配置串行电阻

连接一个晶体振荡器输入设备常日在波形失落真,包括过冲,下冲和振铃的生产结果。
这些扭曲的高频身分,3-7 倍的振荡频率和产生噪声,应取消发射。

为了肃清这种失落真,串行电阻连接在晶体振荡器的输出端和输出线之间,如图 4 所示。
电阻值可以使晶体振荡器的输出阻抗的总和(RO)和串联电阻(RS)相称于输出线路阻抗(Z0)。

可以进行测试,以确定串行电阻的最佳值。
测试方法包括用示波器丈量输出波形,并从低到高的值进行串联电阻的转换。
最优阻值是指超冲、低射和振铃的值都被肃清了。

b. 配置终端电阻

终端电阻的配置在很大程度上取决于接口的类型和利用的时钟线的类型。
配置将根据这些成分而变革。

一样平常来说,当输出线上的阻抗与设备输入的阻抗不匹配时,输出波形会发生失落真。
当阻抗不匹配时,行波不能完备吸收,部分旗子暗记被反射回振荡器,从而导致输出波形失落真。
这导致高频噪声。

当分支晶体振荡器输出到多个设备时,这种波形失落真会导致触发缺点。
因此,精确的终止和阻抗匹配是至关主要的。

为了防止来自吸收设备的反应,输入端应与输出线上的阻抗值相同。
图 5 显示了两种常见的终止方法:分裂终止和 AC 终止。

c. 配置过滤器

常日,输出波形失落真可以通过串行电阻或终端电阻来办理。
在这些方法不能办理问题的情形下利用过滤。
滤波器的利用是肃清高频噪声的一种有效方法,但这种方法会导致 TR 和 TF(波形耗散)的增加。

因此,您必须选择一个适宜 TR 和 TF 属性的过滤器。
其余,利用更大的电容器作为滤波器可以导致电流的增加,反之则会导致噪声的增加。

d. 输出线阻抗匹配

减少输出线上的波形回波哀求输出线阻抗尽可能同等。
如图 6 所示,实现同等的输出线路阻抗涉及到输出线模式曲线配置使直角转变成 45角或,如果可能的话,一个圆形的曲线。
其余,避免利用通孔或 T 形。

末了,我们将先容两种最主要的减少噪音排放的方法。

a. 利用更短的输出线

在所有电路中,输出线最随意马虎产生噪声。
因此,在设计和布局时,应优先考虑许可最短输出线不涌现阻抗颠簸。
利用较短的布线将输出线谐振频率移到高频侧。
频率越高,输出频率元件就会产生更多的阻尼,从而导致噪声的降落。

b. 利用较短的电流环路径

如上所述,输出线发出的噪声电平与当前环路路径长度成比例。
因此,主要的是,晶体振荡器和输入设备的输出和接地轨迹应尽可能短。
实现这一点的一个大略方法是将接地平面安装在输出跟踪的对侧。

如以上所述,对晶体振荡器及其外围电路进行仔细的电路设计是降落噪声的关键。
最佳电路设计可以避免与噪声有关的问题,并使设备能够充分发挥其性能潜力。

本站所发布的文字与图片素材为非商业目的改编或整理,版权归原作者所有,如侵权或涉及违法,请联系我们删除,如需转载请保留原文地址:http://www.baanla.com/rsq/193538.html

XML地图 | 自定链接

Copyright 2005-20203 www.baidu.com 版权所有 | 琼ICP备2023011765号-4 | 统计代码

声明:本站所有内容均只可用于学习参考,信息与图片素材来源于互联网,如内容侵权与违规,请与本站联系,将在三个工作日内处理,联系邮箱:123456789@qq.com